Los VSP5610/11/12 son convertidores de analógico a digital (ADC) de 16 bits, de alto rendimiento y alta velocidad con múltiples dispositivos de carga acoplada (CCD) de salida y cuatro canales de circuito de muestreo independientes para óxido de metal complementario. Sensor de línea de semiconductores (CMOS). Los datos de píxeles del sensor se muestrean mediante un circuito de muestreo/retención (SH) o un muestreador doble correlacionado (CDS) y se convierten en datos digitales mediante un ADC. Las salidas de datos se pueden seleccionar en el modo de señalización diferencial de bajo voltaje (LVDS) o en el modo CMOS.
Los VSP5610/11/12 son convertidores de analógico a digital (ADC) de 16 bits, de alto rendimiento y alta velocidad con múltiples dispositivos de carga acoplada (CCD) de salida y cuatro canales de circuito de muestreo independientes para óxido de metal complementario. Sensor de línea de semiconductores (CMOS). Los datos de píxeles del sensor se muestrean mediante un circuito de muestreo/retención (SH) o un muestreador doble correlacionado (CDS) y se convierten en datos digitales mediante un ADC. Las salidas de datos se pueden seleccionar en el modo de señalización diferencial de bajo voltaje (LVDS) o en el modo CMOS.
El VSP5610/11/12 incluye ganancia programable para admitir cambios de nivel de píxeles inducidos por la luminancia. Se puede utilizar un convertidor de digital a analógico (DAC) integrado para ajustar el nivel de compensación de la señal de entrada analógica. Además, estos dispositivos incorporan un generador de temporización (TG) para controlar el funcionamiento del sensor.
característica
- Señal CCD/CMOS de 4 canales: 2 canales, 3 canales, 4 canales seleccionables
- Fuente de alimentación: solo 3,3 V, estándar (LDO interno, 3,3 V a 1,8 V)
- Tasa de conversión máxima:
- VSP5610: 35 MSPS
- VSP5611: 50 MSPS
- VSP5612: 70 MSPS
- resolución de 16 bits
- CDS/SH seleccionable
- Rango máximo de señal de entrada: 2,0 V
- Ganancia híbrida analógica y digital:
- Ganancia analógica: 0,5 V/V a 3,5 V/V pulgadas
- Pasos de 3/64 V/V
- Ganancia digital: 1 V/V a 2 V/V pulgadas
- pasos de 1/256 V/V
- Corrección de compensación DAC: ±250 mV, 8 bits
- Salida seleccionable estándar LVDS/CMOS:
- LVDS: Canales de datos: 2 canales, 3 canales Canales de reloj: 1 canal Serializador de 8 bits/7 bits seleccionable
- CMOS: 4 bits x 4, 8 bits x 2
- Generador de tiempo:
- Reloj de avance rápido: 8 señales
- Reloj de transferencia lenta: 6 señales
- Resolución de ajuste de tiempo: tMCLK/48