Las IDT70V659/58/57 son RAM estáticas asíncronas de doble puerto de alta velocidad 128/64/32K x 36. Los IDT70V659/58/57 están diseñados para usarse como RAM de puerto dual de 4/2/1 Mbit independientes o como combinaciones de RAM de puerto dual maestro/esclavo para sistemas de palabras de 72 bits y superiores. El uso del enfoque de RAM de puerto dual MAESTRO/ESCLAVO de IDT en aplicaciones de sistemas de memoria de 72 bits y superiores proporciona un funcionamiento sin errores a máxima velocidad sin necesidad de una lógica discreta adicional.
Onlinecomponents.com colabora con Integrated Device Technology para presentar el IDT70V659/58/57. Este dispositivo es una RAM estática asíncrona de doble puerto de alta velocidad de 128/64/32K x 36. Además, los IDT70V659/58/57 están diseñados para usarse como RAM de puerto dual de 4/2/1 Mbit independientes o como RAM de puerto dual MAESTRO/ESCLAVO combinados para sistemas de palabras de 72 bits y superiores.
El uso del enfoque de RAM de puerto dual MAESTRO/ESCLAVO de IDT en aplicaciones de sistemas de memoria de 72 bits y superiores proporciona un funcionamiento sin errores a máxima velocidad sin necesidad de una lógica discreta adicional.
El dispositivo proporciona dos puertos independientes con control, dirección y pines de E/S independientes, lo que permite un acceso asíncrono independiente para leer o escribir en cualquier lugar de la memoria. Una función de apagado automático controlada por la habilitación de chip (CE0 o CE1) permite que los circuitos en chip de cada puerto entren en un modo de energía de espera muy bajo.
El 70V659/58/57 puede admitir voltajes operativos de 3,3 V o 2,5 V en uno o ambos puertos, controlados por el pin OPT. La fuente de alimentación central del dispositivo (VDD) permanece en 3,3 V.
característica
- Una verdadera celda de memoria de doble puerto que permite el acceso simultáneo a la misma ubicación de memoria
- acceso rápido
– Comercial: 10/12/15ns (máximo)
– Industrial: 12/15ns (máx.) - La habilitación de doble chip permite la expansión de profundidad sin lógica externa
- IDT70V659/58/57 extiende fácilmente el ancho del bus de datos más allá de los 72 bits con selección maestro/esclavo cuando se conectan en cascada varios dispositivos
- M/S = VIH para bandera de salida maestra OCUPADA, M/S = VIL para entrada esclava OCUPADA
- Indicador de ocupado y indicador de interrupción
- Lógica de arbitraje de puerto en chip
- Soporte completo de hardware en chip para señalización de semáforos entre puertos
- Operación completamente asíncrona desde cualquier puerto
- Control de byte separado para compatibilidad de coincidencia de bus y bus multiplexado
- Admite la función JTAG compatible con IEEE 1149.1
- Compatible con LVTTL, suministro único de 3,3 V (±150 mV) para núcleo
- Fuente de alimentación seleccionable de 3,3 V (±150 mV)/2,5 V (±100 mV) compatible con LVTTL para E/S y señales de control en cada puerto
- Disponible en paquete plano cuádruple de plástico de 208 pines, matriz de rejilla de bolas de paso fino de 208 bolas y matriz de rejilla de bolas de 256 bolas
- Rango de temperatura industrial (-40 °C a +85 °C) disponible
para la velocidad seleccionada - Las piezas verdes están disponibles. Ver información de pedido.