El SN65DSI85 DSI to FlatLink Bridge presenta una configuración de front-end de receptor MIPI D-PHY de dos canales con 4 carriles por canal que funcionan a 1 Gbps por carril. El ancho de banda de entrada máximo es de 8 Gbps. El puente decodifica paquetes MIPI DSI 18bpp RGB666 y 24 bpp RGB888 y convierte el flujo de datos de video formateado en una salida LVDS compatible con FlatLink que opera a relojes de píxeles entre 25MHz y 154MHz, LVDS de enlace dual, LVDS de oferta de enlace único, o dos. Interfaz LVDS de enlace único con cuatro líneas de datos por enlace.El SN65DSI85 DSI to FlatLink Bridge presenta una configuración de front-end de receptor MIPI D-PHY de dos canales con 4 carriles por canal que funcionan a 1 Gbps por carril. El ancho de banda de entrada máximo es de 8 Gbps. El puente decodifica paquetes MIPI DSI 18bpp RGB666 y 24 bpp RGB888 y convierte el flujo de datos de video formateado en una salida LVDS compatible con FlatLink que opera a relojes de píxeles entre 25MHz y 154MHz, LVDS de enlace dual, LVDS de oferta de enlace único, o dos. Interfaz LVDS de enlace único con cuatro líneas de datos por enlace.
El SN65DSI85 es ideal para gráficos 3D en WQXGA (2560 x 1600) a 60 cuadros por segundo y resoluciones WUXGA y True HD (1920 x 1080) a un equivalente de 120 fps hasta 24 bits por píxel. El almacenamiento en búfer de línea parcial se implementa para adaptarse a las discrepancias de flujo de datos entre las interfaces DSI y LVDS.
Diseñado con tecnología de interfaz compatible con la industria, el SN65DSI85 es compatible con una amplia gama de microprocesadores y está diseñado con una amplia gama de funciones de administración de energía, como salidas LVDS de baja oscilación y soporte de estado de energía ultra baja (ULPS) definido por MIPI.
*característica*
* Implementa MIPI D-PHY versión 1.00.00 front-end de capa física y Display Serial Interface (DSI) versión 1.02.00
* Receptor DSI de doble canal configurable para 1, 2, 3 o 4 carriles de datos D-PHY por canal, operando hasta 1 Gbps por carril
* Admite paquetes de video DSI de 18 bpp y 24 bpp en formatos RGB666 y RGB888
* Adecuado para resolución WQXGA 2560 x 1600 de 60 fps a 18 bpp y color de 24 bpp y resolución WUXGA 1920 x 1200 para gráficos 3D a 60 fps (equivalente a 120 fps).
* Front-end MIPI configurable para configuraciones DSI de un solo canal o de dos canales
* Salida FlatLink configurable para LVDS de enlace único o enlace doble
* Admite los modos de funcionamiento DSI de doble canal ODD o EVEN y LEFT o RIGHT
* Admite dos modos de funcionamiento LVDS de un solo enlace desde dos DSI de un solo canal
* El rango de reloj de salida de LVDS es de 25 MHz a 154 MHz en modo de enlace doble o de enlace único
* El reloj de píxeles LVDS puede provenir de un reloj D-PHY continuo de ejecución libre o de un reloj de referencia externo (REFCLK).
* Fuente de alimentación VCC principal de 1,8 V
* Las funciones de bajo consumo incluyen modo de apagado, oscilación de voltaje de salida LVDS reducida, modo común y compatibilidad con MIPI Ultra Low Power State (ULPS).
* SWAP de canal LVDS, función inversa de orden PIN LVDS para facilitar el enrutamiento de PCB
* Clasificación ESD ±2 kV (HBM)
* Empaquetado en un PBGA de 64 pines de 5×5 mm (ZQE)
* Rango de temperatura: -40°C a 85°C