Mouser Electronics, Inc. anunció la disponibilidad de la placa de evaluación de FPGA MAX 10 no volátil de Altera diseñada para respaldar las pruebas y el desarrollo de nuevos FPGA de Altera. Enpirion Power Solutions, así como memoria flash integrada, RAM integrada y DSP integrado, todo en una sola matriz.Mouser Electronics, Inc. anunció la disponibilidad de la placa de evaluación de FPGA MAX 10 no volátil de Altera diseñada para respaldar las pruebas y el desarrollo de nuevos FPGA de Altera. Enpirion Power Solutions, así como memoria flash integrada, RAM integrada y DSP integrado, todo en una sola matriz.
La placa de evaluación de FPGA Altera MAX 10, disponible en Mouser Electronics, proporciona a los desarrolladores una plataforma rentable para programar y probar FPGA Altera MAX 10. Las características incluyen lógica completa, E/S, evaluación de potencia, extensiones de escudo Arduino y áreas de creación de prototipos. Los encabezados JTAG permiten pruebas y depuraciones sencillas, y los LED de usuario programables brindan información sobre el estado. La placa de evaluación viene con todo el software e IP necesarios, incluido el software de diseño Quartus® II FPGA basado en GUI con kit de herramientas analógicas, DSP Builder, Nios® II Embedded Design Suite y PowerPlay Early Power Estimator.
La memoria flash de configuración dual integrada en MAX 10 FPGA permite que el dispositivo almacene dos configuraciones de chip en un solo chip. Los FPGA MAX 10 se actualizan de manera segura y confiable manteniendo una imagen alternativa en flash. Los nuevos FPGA MAX 10 contienen hasta 50 000 elementos lógicos (LE), lo que brinda potencia de procesamiento avanzada en un dispositivo lógico programable de un solo chip y de bajo costo. Los FPGA MAX 10 se basan en un proceso flash NOR no integrado de 55 nm con SRAM integrada, con hasta 500 pines de E/S programables por el usuario disponibles.
Los FPGA MAX 10 integran un convertidor de analógico a digital (ADC) de 12 bits y 1 Msps con hasta 18 canales de entrada. Los FPGA MAX 10 también incluyen capacidades de procesamiento adicionales, como los procesadores integrados de núcleo blando en tiempo real Nios II y los bloques de procesamiento de señales digitales (DSP). Las interfaces de memoria externa para memoria DDR3 están disponibles en dispositivos seleccionados. La seguridad de diseño del estándar de cifrado avanzado (AES) de 128 bits protege los dispositivos programados de la ingeniería inversa.
*característica*
* Evaluación a ultra bajo costo
* Lógica, E/S, Evaluación de potencia
* Cabeceras de Arduino
* Disponible en 4 opciones de paquete/densidad
* Características de las soluciones de energía de Enpirion