Texas Instruments (TI) ha anunciado una familia de osciladores diferenciales de frecuencia fija de 7 mm x 5 mm totalmente programables, seleccionables por clavija. Este oscilador diferencial ofrece el jitter más bajo de la industria de 90 femtosegundos (fs), lo que permite a los diseñadores optimizar sus señales. Garantizar la integridad y reducir los errores de transmisión de datos en aplicaciones críticas para el rendimiento. La familia LMK61xx acelera matrices de compuertas programables en campo (FPGA), convertidores de analógico a digital (ADC), convertidores de digital a analógico (DAC) y enlaces de alta serie.Texas Instruments (TI) ha anunciado una familia de osciladores diferenciales de frecuencia fija de 7 mm x 5 mm totalmente programables, seleccionables por clavija. Este oscilador diferencial ofrece el jitter más bajo de la industria de 90 femtosegundos (fs), lo que permite a los diseñadores optimizar sus señales. Garantizar la integridad y reducir los errores de transmisión de datos en aplicaciones críticas para el rendimiento. La familia LMK61xx acelera matrices de compuertas programables en campo (FPGA), convertidores de analógico a digital (ADC), convertidores de digital a analógico (DAC) y enlaces de alta serie.
*Principales características y beneficios de los osciladores LMK61xx*
* Jitter más bajo de la industria: el rendimiento típico de jitter de raíz cuadrada media (RMS) de 90 fs sobre 12 kHz a 20 MHz es menos de la mitad que los osciladores de la competencia, lo que permite a los diseñadores mejorar la confiabilidad y la confiabilidad del sistema en comunicaciones, pruebas y mediciones. Puedes mejorar tus márgenes. Equipo medico.
* Flexible y fácil de personalizar: 11 familias de osciladores incluyen dispositivos de frecuencia fija programables y seleccionables por pin para lógica acoplada de pseudo-emisor de bajo voltaje (LVPECL), señalización diferencial de bajo voltaje (LVDS) y proporciona corriente rápida. – Formato de salida de Steering Logic (HCSL) y frecuencias que van desde 10 MHz a 1 GHz. Esta familia ofrece una variedad de opciones para satisfacer las necesidades del diseñador.
– El dispositivo programable cuenta con una interfaz I2C y 100 ciclos de escritura en el chip de memoria de solo lectura programable y borrable eléctricamente (EEPROM) para proporcionar la máxima flexibilidad y permitir que los diseñadores personalicen fácilmente la frecuencia de arranque.
– Los dispositivos seleccionables por pin brindan flexibilidad de diseño al integrar hasta siete frecuencias y formatos de salida únicos en un solo dispositivo.
– Los osciladores de frecuencia fija admiten plazos de entrega rápidos e independientes de la frecuencia.
* Tiempo de ciclo de diseño reducido:
– Los márgenes de frecuencia finos/gruesos sin fallas permiten a los diseñadores realizar fácilmente pruebas de estrés y cumplimiento del sistema durante la verificación del diseño del prototipo.
– Las huellas de oscilador de 6 y 8 pines estándar de la industria simplifican la adopción y evaluación en diseños existentes sin necesidad de rediseñar la placa.
*Herramientas para acelerar el proceso de diseño*
TI ofrece las siguientes herramientas para ayudar a los diseñadores a seleccionar, evaluar y diseñar rápidamente nuevos osciladores LMK61xx.
* La herramienta de personalización de osciladores recomienda osciladores LMK61xx según la programabilidad de la aplicación, el formato de salida y las necesidades de frecuencia. La herramienta también ayuda a los diseñadores a solicitar muestras personalizadas para aplicaciones con requisitos únicos.
* Los módulos de evaluación de osciladores (EVM) LMK61xx están disponibles en la tienda de TI y los distribuidores autorizados. Los precios son los siguientes: Programable LMK61E2EVM, $99. Diferencial seleccionable por clavija LMK61PDEVM, $79. Algunos EVM de frecuencia fija, $79.
* La herramienta WEBENCH® Clock Architect de TI simplifica los diseños con el reloj y los dispositivos de temporización de TI. La herramienta puede recomendar soluciones de árbol de reloj para uno o varios dispositivos a partir de una extensa base de datos de dispositivos que cumplen con los requisitos del sistema. Cuenta con diseño de filtro de bucle sincronizado en fase (PLL) y simulación de ruido de fase, lo que permite a los diseñadores simular y optimizar los diseños de árboles de reloj para satisfacer las necesidades del sistema.
* Los ingenieros pueden encontrar soluciones, obtener ayuda, compartir conocimientos y resolver problemas con otros ingenieros y expertos en TI en el foro de sincronización y reloj de la comunidad TI E2E™.