Las FPGA ECP5 de Lattice y la DRAM RPC de Etron reemplazan las voluminosas tarjetas de memoria externas para aplicaciones de inteligencia artificial y visión inteligente.
Lattice Semiconductor Co., Ltd.lectores programables de bajo consumo, y EtronEtron, el innovador de circuitos integrados de memoria y SoC, ha lanzado un diseño de referencia de controlador de memoria para la DRAM RPC de bajo número de pines de Etron que permite el procesamiento de video e IA de borde de baja potencia en aplicaciones que requieren un factor de forma compacto, como cámaras industriales, drones, sistemas AR/VR y sistemas avanzados de asistencia al conductor (ADAS). Los FPGA ECP5 de bajo consumo de Lattice proporcionan procesamiento para cargas de trabajo de inteligencia artificial o visión inteligente y actúan como controladores de memoria para los DRAM RPC de alto rendimiento de Etron. Este diseño de referencia reduce el consumo de energía, el tamaño general del diseño y la latencia de los datos al permitir que los desarrolladores almacenen datos localmente para usarlos en aplicaciones de inteligencia artificial y visión inteligente en lugar de usar voluminosas tarjetas de memoria externas.
La visión inteligente y otras aplicaciones de IA generan grandes cantidades de datos que normalmente se cargan en la nube para su análisis. Debido a la latencia de los datos y las preocupaciones sobre la privacidad, los OEM de dispositivos perimetrales desean procesar más análisis localmente sin agregar requisitos adicionales de potencia o tamaño a sus diseños. Implementada en la placa de circuito impreso de diseño de referencia, la solución Lattice/Etron consume un 15 % menos de energía que un sistema que usa DRAM DDR3 estándar y tiene una huella de diseño general más pequeña que el paquete BGA de 9 x 13 mm que se usa en los chips DRAM DDR3 estándar.
Kambiz Kallian, Director de Alianzas Estratégicas, Lattice Semiconductor, dijo: “La alianza entre nuestros dos líderes en tecnología de memoria DRAM y FPGA de bajo consumo y factor de forma pequeño tendrá implicaciones de gran alcance para el desarrollo continuo de dispositivos de IA de última generación”. “El diseño de referencia no solo permite un factor de forma y capacidades de procesamiento específicamente para la implementación en dispositivos periféricos, sino que lo hace sin necesidad de experiencia en diseño basado en FPGA gracias a las herramientas de diseño fáciles de usar y la potente pila de software sensAI”.
“Nuestra asociación con Lattice permite a los clientes desarrollar dispositivos con los recursos informáticos de bajo consumo necesarios para ofrecer inteligencia ‘siempre activa’ en el borde”, dijo Chung W. Lam, presidente de Etron Technology America. “A medida que los desarrolladores que atienden mercados como el industrial, automotriz y de consumo compiten para diferenciar sus productos al agregarles inteligencia, el acceso a diseños de referencia fáciles de usar como este será invaluable para sus esfuerzos”.
El diseño de referencia incluye herramientas de desarrollo de software con una herramienta generadora de código de memoria basada en GUI y modelos de simulación Verilog. Una demostración de la aplicación con la pila de soluciones Lattice sensAI y el diseño de referencia del controlador de memoria RPC DRAM estará disponible en Etron en el tercer trimestre de este año.
Para obtener más información sobre los diseños de referencia del controlador de memoria RPC, incluido el IP del software del controlador de memoria y las placas de evaluación desarrolladas por InterMotion Technology, visite: https://etronamerica.com/rpc-dram-lattice/.
Para obtener más información sobre la familia ECP5 de FPGA, visite: http://www.latticesemi.com/ecp5.
Para obtener más información sobre la pila de soluciones Lattice sensAI para IA perimetral, visite: http://www.latticesemi.com/sensAI.