Mouser Electronics ha anunciado la disponibilidad de Lattice MachXO3 FPGA con E/S de ultra alta densidad con interfaces integradas y SERDES de alta velocidad. No solo proporciona un alto rendimiento con una potencia mínima, sino que también proporciona una solución de sistema de paquete avanzado para el recuento de E/S.Mouser Electronics ha anunciado la disponibilidad de Lattice MachXO3 FPGA con E/S de ultra alta densidad con interfaces integradas y SERDES de alta velocidad. No solo proporciona un alto rendimiento con una potencia mínima, sino que también proporciona una solución de sistema de paquete avanzado para el recuento de E/S.
Las nuevas matrices de compuertas programables de campo MachXO3 de Lattice Semiconductor, disponibles en Mouser Electronics, cuentan con densidades de compuerta extremadamente altas que normalmente no se encuentran en la lógica programable. Estos FPGA cuentan con un bajo consumo de energía que se enciende casi instantáneamente después del encendido. La densidad de esta familia de FPGA oscila entre 640 y 6900 tablas de búsqueda (LUT). Además de la lógica programable de bajo costo basada en LUT, estos dispositivos también cuentan con RAM de bloque integrada (EBR) y RAM distribuida. Un bucle de bloqueo de fase interno (PLL) reduce el número de componentes.
El soporte de configuración avanzada incluye capacidad de arranque dual y versiones de hardware de bloques integrados de uso común, como una interfaz SPI, dos interfaces I2C y temporizadores/contadores. Estas funciones permiten a los desarrolladores configurar rápidamente estos dispositivos para sus aplicaciones sin tener que configurar la FPGA para los bloques lógicos de uso común.
La flexibilidad de E/S mejorada incluye control de potencia de la unidad para impulsar cargas externas, control de velocidad de giro para compensar las oscilaciones de alta frecuencia, compatibilidad con bus PCI, resistencias pull-up y pull-down internas en los pines de E/S, contiene salidas de drenaje abierto. Para conducir cargas.
El MachXO3 es lo suficientemente flexible como para usarse en muchos segmentos del mercado, incluidas aplicaciones de consumo, comunicaciones, almacenamiento de datos, industriales y automotrices.
*FPGA Lattice MachXO3™*
La familia de FPGA Lattice MachXO3™ ofrece el costo más bajo por E/S para expandir las capacidades del sistema y conectar nuevas interfaces de conectividad con E/S paralelas y seriales.La plataforma programable más baja. MachX03 simplifica la implementación de nuevas interfaces de conectividad, como MIPI, PCIe y GbE, combinando paquetes avanzados que ahorran espacio y recursos en chip. Estos FPGA Lattice de densidad ultrabaja ofrecen un único puente programable que le permite construir sistemas diferenciados utilizando los últimos componentes y estándares de interfaz. Con soluciones de tecnología de empaque avanzada que eliminan los cables de unión y permiten el costo más bajo y una mayor densidad de E/S en un espacio reducido, la familia MachXO3 servirá en todos los segmentos del mercado, como el consumidor, las comunicaciones, el almacenamiento, la industria y la automoción.
*característica*
* Densidad ultra baja: 640-22K celdas lógicas
* Empaquetado innovador: aproveche las tecnologías de empaquetado a escala de chips, flip-chip y wirebond para ofrecer un alto número de E/S en el paso correcto y minimizar el tamaño del paquete.
* SERDES de alta velocidad: la compatibilidad con el transceptor de 3,125 Gbps hace que la serie de gran ancho de banda sea verdaderamente asequible
* Interfaz integrada: los núcleos IP duros MIPI, PCIe y GbE simplifican la interfaz y el puente.
* Alto rendimiento, menor potencia: velocidad de tejido de 150 MHz mientras consume uW y mW de potencia activa.