Close Menu
    Facebook X (Twitter) Instagram
    Facebook YouTube LinkedIn
    Industry SurferIndustry Surfer
    Inicio - IC de reinicio del sistema CMOS dual – EEWeb
    Electrónica

    IC de reinicio del sistema CMOS dual – EEWeb

    2 Mins Read Electrónica
    Facebook Twitter Pinterest LinkedIn Tumblr Email
    IC de reinicio del sistema CMOS dual - EEWeb
    Share
    Facebook Twitter LinkedIn Pinterest Email

    El RNA52A10MM es un circuito integrado de reinicio del sistema CMOS dual con y sin demora. Tiene una entrada de restablecimiento manual y una salida de drenaje abierto que opera en un rango de temperatura de -40 a 85 °C. El consumo de corriente es bajo y el tiempo de retardo se puede configurar mediante un circuito externo.El RNA52A10MM es un circuito integrado de reinicio del sistema CMOS dual con y sin demora. Tiene una entrada de restablecimiento manual y una salida de drenaje abierto que opera en un rango de temperatura de -40 a 85 °C. El consumo de corriente es bajo y el tiempo de retardo se puede configurar mediante un circuito externo.

    El RNA52A10MM incorpora dos circuitos de reinicio, uno con retardo y otro sin retardo, que pueden generar señales de reinicio separadas para el microprocesador y los circuitos del sistema relacionados. El voltaje de detección de cada circuito de reinicio está determinado por el valor de la resistencia externa y el voltaje de referencia interno es de 1,0 V. El proceso CMOS del RNA52A10MM permite que el dispositivo consuma solo 1,1 µA (típ.) de corriente. El tiempo de retardo de liberación de reinicio se establece con alta precisión por los valores del condensador y la resistencia conectados al pin CD. El circuito de reinicio con una función de retardo cuenta con un terminal de entrada MR (reinicio manual), y se emite una señal de reinicio cuando el terminal de entrada MR pasa a nivel alto. El pin MR es derribado por una resistencia interna de 2 MΩ. Los terminales de salida Vo1 y Vo2 son drenaje abierto.

    *característica*
    * Dos circuitos de reinicio CMOS (con retraso y sin retraso)
    *Tensión de referencia: 1,0 V
    * Precisión del voltaje de referencia: ± 50 mV
    * Histéresis de tensión de referencia: 6% (típ.)
    * Bajo consumo de corriente: 1,1 μA (típ.)
    *El tiempo de retardo se puede configurar mediante un circuito CR externo
    *Entrada de reinicio manual
    * Salida de drenaje abierto
    *Paquete MMPAK-8 (8 pines)
    *Rango de temperatura de funcionamiento: -40 a 85°C
    * Información del pedido

    Share. Facebook Twitter Pinterest LinkedIn Tumblr Email

    Entradas relacionadas

    ESD Alliance agrega CEMWorks a la comunidad de miembros

    Renesas Electronics anuncia el sintetizador de ondas milimétricas de banda ancha de mayor rendimiento de la industria

    Microchip amplía familia SiC para mejorar eficiencia, tamaño y fiabilidad.

    Entradas recientes
    ¿Qué es el campo magnético y cómo funciona?
    circuito capacitivo de ca
    circuito inductivo ca
    ¿Cómo probar un diodo? Uso de multímetros analógicos y digitales (DMM)
    Noticias industrial
    ¿Qué es el campo magnético y cómo funciona?
    circuito capacitivo de ca
    circuito inductivo ca
    ¿Cómo probar un diodo? Uso de multímetros analógicos y digitales (DMM)
    Facebook YouTube LinkedIn
    © 2025 Hecho con ♥ desde México

    Type above and press Enter to search. Press Esc to cancel.

    Ir a la versión móvil