Close Menu
    Facebook X (Twitter) Instagram
    Facebook YouTube LinkedIn
    Industry SurferIndustry Surfer
    Inicio - FIFO CMOS Supersync™ de alta densidad de 3,3 V
    Electrónica

    FIFO CMOS Supersync™ de alta densidad de 3,3 V

    3 Mins Read Electrónica
    Facebook Twitter Pinterest LinkedIn Tumblr Email
    FIFO CMOS Supersync™ de alta densidad de 3,3 V
    Share
    Facebook Twitter LinkedIn Pinterest Email

    Onlinecomponents.com, distribuidor autorizado de Integrated Device Technology, presenta el IDT72V3640L6BBG. Este dispositivo es un FIFO CMOS Supersync™ de alta densidad de 3,3 V. Las IDT72V3640/72V3650/72V3660/72V3670/72V3680/72V3690 de IDT son memorias CMOS FIFO de muy alta capacidad y alta velocidad diseñadas con control de lectura y escritura de reloj y flujo de datos x36/x18/x9 de coincidencia de bus flexible.

    Onlinecomponents.com, distribuidor autorizado de Integrated Device Technology, presenta el IDT72V3640L6BBG. Este dispositivo es un FIFO CMOS Supersync™ de alta densidad de 3,3 V. Las IDT72V3640/72V3650/72V3660/72V3670/72V3680/72V3690 de IDT son memorias CMOS FIFO de muy alta capacidad y alta velocidad diseñadas con control de lectura y escritura de reloj y flujo de datos x36/x18/x9 de coincidencia de bus flexible.

    Estos FIFO brindan a los usuarios beneficios clave:

    • Coincidencia flexible de bus x36/x18/x9 en puertos de lectura y escritura
    • El tiempo requerido para la operación de retransmisión es constante y corto.
    • El período de latencia para los datos de la primera palabra es fijo y breve, desde que se escribe la primera palabra en el FIFO vacío hasta que se puede leer.
    • Conversión asincrónica/sincrónica en puertos de lectura o escritura
    • Productos de alta densidad hasta 1 Mbit

    Los FIFO síncronos de coincidencia de bus son particularmente adecuados para redes, video, comunicaciones, comunicaciones de datos y otras aplicaciones que almacenan grandes cantidades de datos y necesitan coincidir con buses de diferentes tamaños. Cada FIFO tiene un puerto de entrada de datos (Dn) y un puerto de salida de datos (Qn), los cuales pueden tener un ancho de 36, 18 o 9 bits según lo determine el estado de los pines de control externos.(IW), ancho de salida (OW) y pines de coincidencia de bus (BM) durante el ciclo de reinicio maestro

    característica

    • Funcionamiento del reloj hasta 166 MHz
    • Puerto de lectura y/o escritura asíncrono seleccionable por el usuario (solo PBGA)
    • Tamaño del bus del puerto de E/S seleccionable por el usuario
      – entrada x36 a salida x36
      – entrada x36 a salida x18
      – entrada x36 a salida x9
      – entrada x18 a salida x36
      – entrada x9 a salida x36
    • Compatible pin a pin con IDT72V36100 e IDT72V36110 de alta densidad
    • Representación de bytes seleccionable por el usuario big endian/little endian
    • Tolerancia de entrada de 5V
    • Se corrigió la latencia de la primera palabra corta
    • Retransmisión sin retardo
    • El apagado automático minimiza el consumo de energía en espera
    • Un reinicio maestro borra todo el FIFO
    • El restablecimiento parcial borra los datos pero conserva la configuración programable
    • Los indicadores Vacío, Lleno y Medio Lleno informan el estado FIFO
    • Indicadores programables de casi vacío y casi lleno. Cada indicador se puede establecer en uno de los ocho desplazamientos preseleccionados de forma predeterminada.
    • Modos de temporización sincrónicos/asincrónicos seleccionables para indicadores Casi-Vacío y Casi-Lleno
    • Programación de banderas programables por medios seriales o paralelos
    • Selecciona el tiempo estándar de IDT (usando indicadores EF y FF) o el tiempo de caída de la primera palabra (usando indicadores OR e IR).
    • La habilitación de salida pone las salidas de datos en un estado de alta impedancia
    • Fácilmente ampliable en profundidad y anchura
    • Puerto JTAG, provisto para la funcionalidad de escaneo de límites (solo PBGA)
    • Relojes de lectura y escritura independientes (pueden leer y escribir simultáneamente)
    • Disponible en paquete plano cuádruple delgado de 128 pines (TQFP) o matriz de cuadrícula de bolas de plástico (PBGA) de 144 pines (con características adicionales)
    • Tecnología CMOS submicrónica de alto rendimiento
    • Rango de temperatura industrial (-40 °C a +85 °C) disponible
    • Las piezas verdes están disponibles. Ver información de pedido.

    Share. Facebook Twitter Pinterest LinkedIn Tumblr Email

    Entradas relacionadas

    ESD Alliance agrega CEMWorks a la comunidad de miembros

    Renesas Electronics anuncia el sintetizador de ondas milimétricas de banda ancha de mayor rendimiento de la industria

    Microchip amplía familia SiC para mejorar eficiencia, tamaño y fiabilidad.

    Entradas recientes
    ¿Qué es el campo magnético y cómo funciona?
    circuito capacitivo de ca
    circuito inductivo ca
    ¿Cómo probar un diodo? Uso de multímetros analógicos y digitales (DMM)
    Noticias industrial
    ¿Qué es el campo magnético y cómo funciona?
    circuito capacitivo de ca
    circuito inductivo ca
    ¿Cómo probar un diodo? Uso de multímetros analógicos y digitales (DMM)
    Facebook YouTube LinkedIn
    © 2025 Hecho con ♥ desde México

    Type above and press Enter to search. Press Esc to cancel.

    Ir a la versión móvil