Close Menu
    Facebook X (Twitter) Instagram
    Facebook YouTube LinkedIn
    Industry SurferIndustry Surfer
    Inicio - Convertidor A/D dual de 14 bits y 250 MSPS
    Electrónica

    Convertidor A/D dual de 14 bits y 250 MSPS

    2 Mins Read Electrónica
    Facebook Twitter Pinterest LinkedIn Tumblr Email
    Convertidor A/D dual de 14 bits y 250 MSPS
    Share
    Facebook Twitter LinkedIn Pinterest Email

    El ADS42JB49 es un convertidor de analógico a digital (ADC) de 14 bits, de doble canal y alta linealidad con una frecuencia de reloj de 250 MSPS. Este dispositivo admite una interfaz serial JESD204B con velocidades de datos de hasta 3,125 Gbps. Una entrada analógica con búfer minimiza la energía de falla de muestreo y retención al tiempo que proporciona una impedancia de entrada uniforme en un amplio rango de frecuencia, lo que facilita llevar la entrada analógica a frecuencias de entrada muy altas. Los divisores de reloj de muestreo proporcionan más flexibilidad en el diseño de la arquitectura del reloj del sistema. El dispositivo emplea un algoritmo de interpolación interno para proporcionar un excelente rango dinámico libre de espurias (SFDR) en un amplio rango de frecuencia de entrada.

    El ADS42JB49 es un convertidor de analógico a digital (ADC) de 14 bits, de doble canal y alta linealidad con una frecuencia de reloj de 250 MSPS. Este dispositivo admite una interfaz serial JESD204B con velocidades de datos de hasta 3,125 Gbps. Una entrada analógica con búfer minimiza la energía de falla de muestreo y retención al tiempo que proporciona una impedancia de entrada uniforme en un amplio rango de frecuencia, lo que facilita llevar la entrada analógica a frecuencias de entrada muy altas. Los divisores de reloj de muestreo proporcionan más flexibilidad en el diseño de la arquitectura del reloj del sistema. El dispositivo emplea un algoritmo de interpolación interno para proporcionar un excelente rango dinámico libre de espurias (SFDR) en un amplio rango de frecuencia de entrada.

    característica

    • ADC de doble canal
    • Resolución de 14 y 16 bits
    • Frecuencia de reloj máxima: 250MSPS
    • Interfaz serie JESD204B
      – Subclase 0, 1, 2 compatible
      – Hasta 3.125Gbps
      – Soporte de 2 y 4 carriles
    • Búfer de entrada analógica con entrada de alta impedancia
    • Búfer de reloj de entrada flexible: dividir por 1, -2, -4
    • Entrada de escala completa diferencial: 2 VPP y 2,5 VPP (registro programable)
    • Paquete: 9 mm x 9 mm VQFN-64
    • Consumo de energía: 850mW/canal
    • Fluctuación de apertura: 85 fS rms
    • interpolación interna
    • Aislamiento de canal: 100dB
    • actuación:
      – fIN = 2 VPP, 170 MHz a -1 dBFS
    • SNR: 73.3dBFS
    • SFDR: 93dBc (HD2, HD3)
    • SFDR: no HD2, 100 dBc en HD
      – fIN = 170MHz, 2.5VPP, -1dBFS
    • SNR: 74.7dBFS
    • SFDR: HD2, HD3 y
    • 95 dBc para no HD2, HD3

    Share. Facebook Twitter Pinterest LinkedIn Tumblr Email

    Entradas relacionadas

    ESD Alliance agrega CEMWorks a la comunidad de miembros

    Renesas Electronics anuncia el sintetizador de ondas milimétricas de banda ancha de mayor rendimiento de la industria

    Microchip amplía familia SiC para mejorar eficiencia, tamaño y fiabilidad.

    Entradas recientes
    ¿Qué es el campo magnético y cómo funciona?
    circuito capacitivo de ca
    circuito inductivo ca
    ¿Cómo probar un diodo? Uso de multímetros analógicos y digitales (DMM)
    Noticias industrial
    ¿Qué es el campo magnético y cómo funciona?
    circuito capacitivo de ca
    circuito inductivo ca
    ¿Cómo probar un diodo? Uso de multímetros analógicos y digitales (DMM)
    Facebook YouTube LinkedIn
    © 2025 Hecho con ♥ desde México

    Type above and press Enter to search. Press Esc to cancel.

    Ir a la versión móvil