Los ADS41B29/B49 son miembros de la familia de convertidores de analógico a digital (ADC) ADS4xxx de potencia ultrabaja con búferes de entrada analógica integrados. Estos dispositivos utilizan técnicas de diseño innovadoras para ofrecer un alto rendimiento dinámico mientras mantienen un consumo de energía extremadamente bajo.
Los ADS41B29/B49 son miembros de la familia de convertidores de analógico a digital (ADC) ADS4xxx de potencia ultrabaja con búferes de entrada analógica integrados. Estos dispositivos utilizan técnicas de diseño innovadoras para ofrecer un alto rendimiento dinámico mientras mantienen un consumo de energía extremadamente bajo. Los pines de entrada analógica están protegidos para un rendimiento constante y una impedancia de entrada en un amplio rango de frecuencia. Este dispositivo es ideal para aplicaciones de comunicaciones de ancho de banda ancha y portadoras múltiples, como la linealización de megafonía.
El ADS41B49/29 ofrece funciones como ganancia digital y corrección de compensación. Se puede usar una opción de ganancia para mejorar el rendimiento del SFDR para rangos de entrada de escala completa más bajos, especialmente en frecuencias de entrada más altas. La compensación de ADC se puede estimar y cancelar utilizando el bucle de corrección de compensación de CC integrado.
característica:
- ADS41B49: 14 bits, 250 MSPS, ADS41B29: 12 bits, 250 MSPS
- Búfer integrado de entrada analógica de alta impedancia:
- Capacitancia de entrada: 2pF
- Resistencia de entrada de 200MHz: 3kΩ
- Tasa de muestreo máxima: 250MSPS
- Energía ultrabaja:
- Potencia analógica de 1,8 V: 180 mW
- Potencia de búfer de 3,3 V: 96 mW
- Potencia de E/S: 135 mW (DDR LVDS)
- Alto rendimiento dinámico:
- SNR: 69dBFS a 170MHz
- SFDR: 82,5dBc a 170MHz
- Interfaz de salida:
- Velocidad de datos doble (DDR) LVDS con oscilación y fuerza programables:
- Columpio estándar: 350mV
- Columpio bajo: 200mV
- Resistencia predeterminada: terminación de 100 Ω
- El doble de fuerte: terminación de 50 Ω
- También es compatible con la interfaz CMOS paralela de 1,8 V
- Ganancia programable para compensación SNR/SFDR
- Alto rendimiento dinámico:
- SNR: 69dBFS a 170MHz
- SFDR: 82,5dBc a 170MHz
- Interfaz de salida:
- Velocidad de datos doble (DDR) LVDS con oscilación y fuerza programables:
- Columpio estándar: 350mV
- Columpio bajo: 200mV
- Resistencia predeterminada: terminación de 100 Ω
- El doble de fuerte: terminación de 50 Ω
- También es compatible con la interfaz CMOS paralela de 1,8 V
- Ganancia programable para compensación SNR/SFDR