Este informe describe una fuente de alimentación flyback de entrada universal, 6 V, 350 mA que utiliza el dispositivo LNK574DG de la familia de circuitos integrados LinkZero-LP. Esto incluye una especificación completa de la fuente de alimentación, esquemas detallados, la lista completa de materiales necesarios para construir la fuente de alimentación, documentación detallada del transformador de potencia y datos de prueba y oscilografías de formas de onda eléctricas críticas.
Descripción del circuito
Esta fuente de alimentación flyback está diseñada en torno a LNK574DG, U1 en el esquema. El voltaje de salida se detecta a través del devanado de polarización y se retroalimenta a U1 a través de los divisores resistivos R3 y R4. Esta retroalimentación es utilizada por U1 para mantener la regulación de voltaje constante (CV) de la salida.

Rectificación y Filtrado de Entradas
Los diodos D1-D4 rectifican la entrada de CA, que es filtrada por los condensadores C1 y C2. Los inductores L1, C1 y C2 forman un filtro pi (π) que atenúa la EMI conducida en modo diferencial. La resistencia R1 proporciona atenuación de alta frecuencia. La tecnología de blindaje (E-Shield™) se utiliza en la construcción del T1 para reducir las corrientes de desplazamiento de EMI de modo común. Esta disposición de filtro, la exclusiva tecnología E-shield y la función de fluctuación de frecuencia IC proporcionan un excelente rendimiento de EMI sin condensadores en Y del lado primario ni redes de sujeción.
LinkZero-LP primario
La fuente de alimentación utiliza retroalimentación de voltaje de devanado de polarización simplificada habilitada por el control de encendido/apagado LNK574DG. El voltaje a través de C5 está determinado por el voltaje de referencia en el pin FEEDBACK (FB) y el divisor de resistencia formado por R3 y R4. El voltaje de referencia del pin FB de carga variable se establece en 1,36 V sin carga y aumenta hasta 1,70 V con carga completa para proporcionar una excelente regulación de carga de salida y compensación de caída de cable.
Diseño de polarización externa LinkZero-LP
Los diodos D5 y R2 forman un circuito de polarización externo. Esto no es necesario para el funcionamiento de la familia LinkZero-LP, pero su uso ayuda a mejorar significativamente la eficiencia promedio de la fuente de alimentación, especialmente a 230 VCA. Durante el funcionamiento en estado estable, un circuito de polarización externo suministra la corriente de polarización del IC. La resistencia R2 se elige de modo que el devanado polarizado proporcione de 200 µA a 300 µA al pin BP.
Abrazadera primaria y construcción del transformador
La técnica de ajuste del límite de corriente de tolerancia muy estricta utilizada para fabricar el LNK574DG y las técnicas de construcción del transformador utilizadas dan como resultado un circuito primario sin abrazaderas. Por lo tanto, el voltaje de drenaje máximo generalmente se limita a menos de 550 V a 265 VCA, lo que brinda un amplio margen para el voltaje de drenaje máximo (BVDSS) de 700 V.
Rectificación de salida
La rectificación de salida la proporciona el diodo D7 y el filtrado lo proporciona el condensador C7. La resistencia R5 y el condensador C6 proporcionan filtrado de alta frecuencia para mejorar la EMI.
Potencia de entrada ultra baja sin carga
LinkZero-LP incorpora un modo de “apagado” (PD), donde después de omitir 160 ciclos de conmutación consecutivos, el chip ingresa al modo PD, lo que inhibe la conmutación y reduce significativamente el consumo de energía interno. El modo PD se produce cuando la carga de salida se reduce a aproximadamente el 0,3 % de la carga total. En el modo PD, el circuito interno del dispositivo se apaga por completo, descargando el condensador conectado al pin C3 de BYPASS (BP) de 5,8 V. El controlador se activa a una frecuencia seleccionada por el usuario para verificar el estado de la carga de salida. Valor del capacitor pin BP. Cuando el voltaje en el pin BP alcanza los 3 V, U1 se enciende de nuevo y reanuda la conmutación. Aumentar el valor del capacitor pin BP C3 puede reducir aún más el consumo de energía sin carga. Cuando la carga aumenta de modo que se omiten menos de 160 ciclos, el IC reanuda el funcionamiento normal.
Cuando U1 está en modo PD, el tiempo que tarda el voltaje del pin BP en descargarse a VBPPDRESET (aproximadamente 3 V) determina el tiempo de inactividad de PD. La duración del tiempo de inactividad de PD también determina la ondulación del voltaje de salida. La energía total almacenada en C5 y C3 determina el tiempo de inactividad de PD (y la ondulación de salida en modo PD). Las opciones comunes para C5 están entre 100 nF y 330 nF y para C3 entre 47 nF y 470 nF.