Close Menu
    Facebook X (Twitter) Instagram
    Facebook YouTube LinkedIn
    Industry SurferIndustry Surfer
    Inicio - ADC doble de 12 bits y 250 MSPS – EEWeb
    Electrónica

    ADC doble de 12 bits y 250 MSPS – EEWeb

    2 Mins Read Electrónica
    Facebook Twitter Pinterest LinkedIn Tumblr Email
    ADC doble de 12 bits y 250 MSPS - EEWeb
    Share
    Facebook Twitter LinkedIn Pinterest Email

    El ADS4229 es miembro de la familia ADS42xx de potencia ultrabaja de convertidores de analógico a digital (ADC) de dos canales y 12 bits/14 bits. Utiliza técnicas de diseño innovadoras para lograr un consumo de energía extremadamente bajo a partir de una fuente de 1,8 V sin dejar de lograr un alto rendimiento dinámico. Esta topología hace que el ADS4229 sea ideal para aplicaciones de comunicación de gran ancho de banda y portadoras múltiples.

    El ADS4229 es miembro de la familia ADS42xx de potencia ultrabaja de convertidores de analógico a digital (ADC) de dos canales y 12 bits/14 bits. Utiliza técnicas de diseño innovadoras para lograr un consumo de energía extremadamente bajo a partir de una fuente de 1,8 V sin dejar de lograr un alto rendimiento dinámico. Esta topología hace que el ADS4229 sea ideal para aplicaciones de comunicación de gran ancho de banda y portadoras múltiples.

    El ADS4229 tiene opciones de ganancia que se pueden usar para mejorar el rendimiento de SFDR en rangos de entrada de escala completa más bajos. El dispositivo también incluye un bucle de corrección de compensación de CC que se puede usar para cancelar las compensaciones de ADC. Las interfaces de salida digital DDR LVDS y CMOS paralelas se ofrecen en un paquete compacto QFN-64 PowerPAD™.

    El dispositivo incluye una referencia interna, eliminando los condensadores de desacoplamiento asociados con los pines de referencia tradicionales.

    característica

    • Tasa de muestreo máxima: 250MSPS
    • Energía ultrabaja de un solo suministro de 1,8 V:
    • Potencia total de 545 mW a 250 MSPS
    • Alto rendimiento dinámico:
      • SFDR de 80 dBc a 170 MHz
      • 69,8 dBFS SNR a 170 MHz
    • Diafonía: > 90 dB a 185 MHz
    • Ganancia programable hasta 6 dB
    • Compensación SNR/SFDR
    • Corrección de compensación de CC
    • Opciones de interfaz de salida:
      • Interfaz CMOS paralela de 1,8 V
      • Velocidad de datos doble (DDR) LVDS con oscilación programable:
    • Oscilación estándar: 350 mV
    • Columpio bajo: 200mV
    • Soporta baja amplitud de reloj de entrada
    • Hasta 200mVPP
    • Paquete: 9 mm × 9 mm, paquete quad flat sin plomo (QFN) de 64 pines

    solicitud

    • infraestructura de comunicación inalámbrica
    • radio definida por software
    • Linealización del amplificador de potencia

    Share. Facebook Twitter Pinterest LinkedIn Tumblr Email

    Entradas relacionadas

    ESD Alliance agrega CEMWorks a la comunidad de miembros

    Renesas Electronics anuncia el sintetizador de ondas milimétricas de banda ancha de mayor rendimiento de la industria

    Microchip amplía familia SiC para mejorar eficiencia, tamaño y fiabilidad.

    Entradas recientes
    ¿Qué es el campo magnético y cómo funciona?
    circuito capacitivo de ca
    circuito inductivo ca
    ¿Cómo probar un diodo? Uso de multímetros analógicos y digitales (DMM)
    Noticias industrial
    ¿Qué es el campo magnético y cómo funciona?
    circuito capacitivo de ca
    circuito inductivo ca
    ¿Cómo probar un diodo? Uso de multímetros analógicos y digitales (DMM)
    Facebook YouTube LinkedIn
    © 2025 Hecho con ♥ desde México

    Type above and press Enter to search. Press Esc to cancel.

    Ir a la versión móvil