El ADC16V130 es un convertidor analógico a digital CMOS monolítico de alto rendimiento capaz de convertir una señal de entrada analógica en una palabra digital de 16 bits a velocidades de hasta 130 megamuestras por segundo (MSPS). El convertidor utiliza una arquitectura de tubería diferencial con corrección de errores digital y un circuito de muestreo y retención en el chip para proporcionar un excelente rendimiento dinámico al tiempo que minimiza el consumo de energía y el recuento de componentes externos. La calibración de encendido automático permite un excelente rendimiento dinámico y reduce la variabilidad de pieza a pieza. El ADC16V130 se puede recalibrar en cualquier momento activando y desactivando el apagado. Una referencia de voltaje estable y de bajo ruido integrada y un amplificador de búfer de referencia diferencial facilitan el diseño a nivel de placa. Un estabilizador de ciclo de trabajo en el chip con baja fluctuación aditiva permite un amplio rango de ciclo de trabajo del reloj de entrada sin comprometer el rendimiento dinámico. Una etapa única de muestreo y retención proporciona un ancho de banda de potencia total de 1,4 GHz. Los datos digitales se proporcionan a través de salidas LVDS de velocidad de datos completa, lo que permite un paquete LLP de 9 mm x 9 mm de 64 pines. El ADC16V130 funciona con suministros duales de +1,8 V y +3,0 V y tiene una función de apagado que permite una recuperación rápida a la operación completa mientras consume niveles muy bajos de energía.
El ADC16V130 es un convertidor analógico a digital CMOS monolítico de alto rendimiento capaz de convertir una señal de entrada analógica en una palabra digital de 16 bits a velocidades de hasta 130 megamuestras por segundo (MSPS). El convertidor utiliza una arquitectura de tubería diferencial con corrección de errores digital y un circuito de muestreo y retención en el chip para proporcionar un excelente rendimiento dinámico al tiempo que minimiza el consumo de energía y el recuento de componentes externos. La calibración de encendido automático permite un excelente rendimiento dinámico y reduce la variabilidad de pieza a pieza. El ADC16V130 se puede recalibrar en cualquier momento activando y desactivando el apagado. Una referencia de voltaje estable y de bajo ruido integrada y un amplificador de búfer de referencia diferencial facilitan el diseño a nivel de placa. Un estabilizador de ciclo de trabajo en el chip con baja fluctuación aditiva permite un amplio rango de ciclo de trabajo del reloj de entrada sin comprometer el rendimiento dinámico. Una etapa única de muestreo y retención proporciona un ancho de banda de potencia total de 1,4 GHz. Los datos digitales se proporcionan a través de salidas LVDS de velocidad de datos completa, lo que permite un paquete LLP de 9 mm x 9 mm de 64 pines. El ADC16V130 funciona con suministros duales de +1,8 V y +3,0 V y tiene una función de apagado que permite una recuperación rápida a la operación completa mientras consume niveles muy bajos de energía.
característica
- Suministro dual: operación de 1,8 V y 3,0 V
- Calibración automática en chip al encender
- Bajo consumo de energía
- Pines multifunción multinivel para CLK/DF y PD
- Modo de apagado y modo de suspensión
- Referencia de precisión en chip y circuitos de muestreo y retención
- Estabilizador de ciclo de trabajo de bajo jitter en chip
- Formato de datos binario compensado o complemento a dos
- Puerto de salida LVDS de tasa de datos completa
- Paquete LLP de 64 pines (9x9x0,8, paso de pines de 0,5 mm)