Close Menu
    Facebook X (Twitter) Instagram
    Facebook YouTube LinkedIn
    Industry SurferIndustry Surfer
    Inicio - Transceptor CDR paralelo de 3.125 Gbps
    Electrónica

    Transceptor CDR paralelo de 3.125 Gbps

    2 Mins Read Electrónica
    Facebook Twitter Pinterest LinkedIn Tumblr Email
    Transceptor CDR paralelo de 3.125 Gbps
    Share
    Facebook Twitter LinkedIn Pinterest Email

    Los transceptores paralelos de Fujitsu están disponibles en conjuntos de receptores y transmisores CDR de 2/4/8/16 canales de ancho para ASIC que realizan comunicaciones de datos de alto ancho de banda.
    Esta macro cumple con los requisitos de máscara de tolerancia de fluctuación de fase SONET/SDH OC-48. El consumo de energía de esta macro es de 175 mW/canal (incluidos Rx, Tx, CDR, circuito de polarización, PLL, preénfasis máximo, para 16 canales), 1,8 V ± 0,15 V, fuente de alimentación de 3,3 V ± 0,30 V, temperatura de unión 200 mW funciona con -40°C a 125°C.Los transceptores paralelos de Fujitsu están disponibles en conjuntos de receptores y transmisores CDR de 2/4/8/16 canales de ancho para ASIC que realizan comunicaciones de datos de alto ancho de banda.
    Esta macro cumple con los requisitos de máscara de tolerancia de fluctuación de fase SONET/SDH OC-48. El consumo de energía de esta macro es de 175 mW/canal (incluidos Rx, Tx, CDR, circuito de polarización, PLL, preénfasis máximo, para 16 canales), 1,8 V ± 0,15 V, fuente de alimentación de 3,3 V ± 0,30 V, temperatura de unión 200 mW funciona con -40°C a 125°C.

    *característica*
    * Velocidad de transferencia de datos unidireccional de 2,5 Gbps a 3,125 Gbps por canal
    * Reloj de referencia de entrada de 156-195 MHz e interfaz paralela
    * Disponible en matrices CDR Rx y Tx de 2/4/8/16 canales de ancho para aplicaciones de backplane
    * Diferencial PCML (Vterm=1.8V para acoplamiento DC)
    * Interfaz diferencial acoplada de CA y CC
    * 1:16 Muerte propia
    * Resistencia de terminación de 50 ohm integrada en el chip
    * PLL independiente de bucle doble y CDR basado en PI (interpolador de fase) en cada canal Rx
    * Generador y comparador PRBS (2^23-1) incorporado para pruebas de loopback
    * Fuente de alimentación de 1,8 V y 3,3 V, proceso CMOS estándar de 0,18 μm

    Share. Facebook Twitter Pinterest LinkedIn Tumblr Email

    Entradas relacionadas

    ESD Alliance agrega CEMWorks a la comunidad de miembros

    Renesas Electronics anuncia el sintetizador de ondas milimétricas de banda ancha de mayor rendimiento de la industria

    Microchip amplía familia SiC para mejorar eficiencia, tamaño y fiabilidad.

    Entradas recientes
    ¿Qué es el campo magnético y cómo funciona?
    circuito capacitivo de ca
    circuito inductivo ca
    ¿Cómo probar un diodo? Uso de multímetros analógicos y digitales (DMM)
    Noticias industrial
    ¿Qué es el campo magnético y cómo funciona?
    circuito capacitivo de ca
    circuito inductivo ca
    ¿Cómo probar un diodo? Uso de multímetros analógicos y digitales (DMM)
    Facebook YouTube LinkedIn
    © 2025 Hecho con ♥ desde México

    Type above and press Enter to search. Press Esc to cancel.

    Ir a la versión móvil