Libero SoC Design Suite V12.0 de Microsemi reduce el tiempo de ejecución del flujo de diseño al tiempo que proporciona una plataforma integrada para varias familias de FPGA.
susan nórdico
Libero SoC Design Suite V12.0 de Microsemi reduce los tiempos de ejecución del flujo de diseño al tiempo que proporciona una plataforma integrada para varias familias de FPGA, incluidos los últimos lanzamientos de productos PolarFire. Mejorando la productividad del diseñador, la versión 12.0 del software reduce el tiempo de ejecución en un 60 % en tiempo, un 25 % en lugar y ruta, y un 18 % en energía.
La suite integra la síntesis Synopsys Synplify Pro y la simulación Mentor Graphics ModelSim con gestión de restricciones, herramientas de programación y depuración, y soporte seguro de programación de producción. Además de las mejoras anteriores, Libero V12.0 ofrece una mejora del 4 % en la calidad de los resultados para diseños grandes y una mejora del 10 % para dispositivos PolarFire MPF300-TS-1. También es compatible con Rad Tolerant RT4G150L FPGA, lo que ahorra un 25 % en el grado de velocidad estándar.
Este paquete de diseño integrado para PolarFire, IGLOO2, SmartFusion2 y RTG4 FPGA elimina la necesidad de que los diseñadores certifiquen varios software cuando trabajan con varias familias de productos. Libero SoC V12.0 ahora admite puntos de interrupción de hardware FPGA para dispositivos RTG4 y PolarFire, soporte de depuración PCIe para PolarFire y monitoreo ocular continuo del transceptor mediante SmartDebug. La mejora del rendimiento de la memoria DDR alcanza una media del 29 % en el modo de esfuerzo elevado y del 39 % en el modo de esfuerzo normal.
Se pueden encontrar hojas de datos adicionales para estos productos en: Datasheets.comPuede buscar por categoría, número de pieza, descripción, fabricante y más.